Quest Global Services Pte. Ltd.
【定年65歳/年俸600-1000万円】CMOSイメージセンサーのバックエンド設計エンジニア
QuEST Global Services Pvt. Ltd.は1997年米国ニューヨークで設立し現在はシンガポールに本部を置く、グローバル・エンジニアリング・ソリューションカンパニーだ。2019年4月現在で世界13ヶ国に66カ所もの拠点を持ち、社員数は約12,000名という規模を誇る。
半導体・医療デバイス・自動車・航空機器等、幅広い分野のハイテク企業へ製品開発や生産エンジニアを送り出すQuEST社は、高い技術力と、得意とする『オフショア活用モデル』によって顧客の信頼を得てきた。欧米での成功をベースにして日本市場での存在感を高めるため、エンジニアの大幅な増強をはかる。
【会社の魅力】
●世界クラスの安定基盤があります●
1997年アメリカNYで設立し、現在はシンガポールに本社をおく当社。世界に16ヶ国、69ヶ所の拠点を設け、12,500名以上の技術者を抱える技術者集団として数多くの企業を支えています
●日本オフィスで1,000名へ増員予定●
日本オフィスでは、450名以上のエンジニアが活躍中。高い技術力と『オフショア活用モデル』を日本でも拡大させ、ビジネスを成功に導くため、エンジニアを1,000名まで拡大予定
●グローバルな経験を得られます●
日本オフィスで働くエンジニアの約8割が外国籍。上下関係の概念がないフラットな関係性の環境で、外国人エンジニアと働く経験は、今後のグローバル社会でのプラスとなります
募集要項
仕事詳細
イメージセンサのバックエンド業務:
◆ロジックレイアウト(P&R)工程:
フロアプラン、配置配線、CTS、物理検証(DRC/LVS)、及びそれらに付随する結果解析・改善・修正対応
◆チップトップレイアウト、物理検証:
フロアプラン、配置配線、物理検証(DRC/LVS)、電源網解析、及びそれらに付随する結果解析・改善・修正対応
◆論理合成、タイミング検証(MD) 工程:
論理合成、等価性検証、SDC作成、STA、消費電力算出、及びそれらに付随する結果解析・改善・修正対応
職種
アナログ回路設計・開発、デジタル回路設計・開発、半導体設計・開発
給与・年収
600万円〜850万円
年俸制のため、1/12を毎月支給。
20時間以上残業代支給あり。
待遇・福利厚生
各種社会保険完備
社内研修制度/海外研修制度
残業手当(20時間以上支給)
など
休日・休暇
完全週休2日制(土・日)
祝日
年末年始休暇
夏季休暇
有給休暇
※常駐先の業務にともなって休日・休暇は変動の可能性があります。
ただしすべて大手メーカーのため、年次休暇などは充実している場合が大半です。
企業情報
会社名
Quest Global Services Pte. Ltd.
本社所在地
東京都港区三田1-4-28 三田国際ビル15F
URL
https://www.green-japan.com/company/6335
事業内容
航空機エンジン/民間・防衛航空機器/医療機器/石油・ガス設備/電力設備/自動車・輸送設備/半導体/通信/産業機器など
その他・PR
- 求人の背景
- 昨今領域の増加に伴い、バックエンド設計者が不足するようになりましたので、ロジックレイアウト、チップトップレイアウト、物理検証、タイミング検証等に携われるエンジニアを募集致します。
- この仕事で得られるもの
- 最先端技術と、グローバル環境に身を置くことにより、語学力の向上も望めます。
- 職場の雰囲気
- 比較的シニア層が多い落ち着いた職場です。
応募方法
応募方法
こちらのページ下部にある「応募する」ボタンをクリックし、ご応募ください。
応募資格
レイアウト設計経験がある方:
◆ロジックレイアウト(P&R)工程
業務経験: P&Rツールを使用した設計経験 (イメージセンサ、SoC etc)
◆チップトップレイアウト、物理検証
業務経験: マニュアルレイアウトツールを使用した設計経験 (イメージセンサ, SoC, Memory, etc)
◆論理合成、タイミング検証(MD) 工程
業務経験: EDAツールを使用した設計経験 (論理合成 or SDC作成 or STA)
あれば尚可:
◆ロジックレイアウト(P&R)工程:IC-Compiler II, Formality, StarRC, Calibre
◆チップトップレイアウト、物理検証:α-SX、SX-Meistar、Calibre、RedHawk
◆論理合成、タイミング検証(MD) 工程:DesignCompiler, Formality, PrimeTime-SI, PrimeTime-ECO, PrimeTime-PX